

## Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение

# высшего образования «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

#### ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА КОМПЬЮТЕРНЫЕ СИСТЕМЫ И СЕТИ (ИУ6)

НАПРАВЛЕНИЕ ПОДГОТОВКИ **09.03.04** Программное обеспечение ЭВМ и информационные технологии

#### ОТЧЕТ

по лабораторной работе № 02

Название: Исследование дешифраторов

Дисциплина: Архитектура ЭВМ

| Студент       | ИУ7И-46Б |                 | Нгуен Ф. С.    |  |  |
|---------------|----------|-----------------|----------------|--|--|
|               | (Группа) | (Подпись, дата) | (И.О. Фамилия) |  |  |
| Преподаватель |          |                 | Попов А. Ю.    |  |  |
|               |          | (Подпись, дата) | (И.О. Фамилия) |  |  |

#### Лабораторная работа №2

Исследование дешифраторов

#### ЦЕЛЬ РАБОТЫ

Изучение принципов построения и методов синтеза дешифраторов; макетирование и экспериментальное исследование дешифраторов.

#### ЗАДАНИЕ 1

Исследование линейного двухвходового дешифратора с инверсными выходами.

Схема линейного стробируемого дешифратора на элементах И-НЕ.











#### Таблица состояний данного дешифратора:

| EN | $A_1$ | $A_0$ | $F_0$ | $F_1$ | F <sub>2</sub> | F <sub>3</sub> |
|----|-------|-------|-------|-------|----------------|----------------|
| 0  | X     | X     | 0     | 0     | 0              | 0              |
| 1  | 0     | 0     | 1     | 0     | 0              | 0              |
| 1  | 0     | 1     | 0     | 1     | 0              | 0              |
| 1  | 1     | 0     | 0     | 0     | 1              | 0              |
| 1  | 1     | 1     | 0     | 0     | 0              | 1              |



| EN | $A_0$ | $A_1$ | $A_2$ | $F_0$ | $F_1$ | $F_2$ | $F_3$ | F <sub>4</sub> | $F_5$ | $F_6$ | $F_7$ |
|----|-------|-------|-------|-------|-------|-------|-------|----------------|-------|-------|-------|
| 0  | X     | X     | X     | 0     | 0     | 0     | 0     | 0              | 0     | 0     | 0     |
| 1  | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0              | 0     | 0     | 0     |
| 1  | 0     | 0     | 1     | 0     | 1     | 0     | 0     | 0              | 0     | 0     | 0     |
| 1  | 0     | 1     | 0     | 0     | 0     | 1     | 0     | 0              | 0     | 0     | 0     |
| 1  | 0     | 1     | 1     | 0     | 0     | 0     | 1     | 0              | 0     | 0     | 0     |
| 1  | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 1              | 0     | 0     | 0     |
| 1  | 1     | 0     | 1     | 0     | 0     | 0     | 0     | 0              | 1     | 0     | 0     |
| 1  | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0              | 0     | 1     | 0     |
| 1  | 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0              | 0     | 0     | 1     |

#### ЗАДАНИЕ 2

Исследование дешифраторов (74LS155D).

А) Схема с двухвходовым дешифратором:



#### Временные диаграммы:





Б) Трёхвходовый дешифратор на основе дешифратора 74LS155D:



#### Временные диаграммы:





#### В) Трёхвходовый дешифратор на основе дешифратора 74LS155D:



#### Временные диаграммы:



#### Контрольные вопросы

#### 1. Что называется дешифратором?

Дешифратором называется комбинационный узел с n входами и N выходами, преобразующий каждый набор двоичных входных сигналов в активный сигнал на выходе, соответствующий этому набору

# 2. *Какой дешифратор называется полным (неполным)?* Дешифратор, имеющий 2n выходов, называется полным, при меньшем числе выходов - неполным.

### 3. Определите закон функционирования дешифратора аналитически и таблично.

| Входы |                  |                  |                  |  | Выходы         |       |                |                |                |  |                  |                  |
|-------|------------------|------------------|------------------|--|----------------|-------|----------------|----------------|----------------|--|------------------|------------------|
| EN    | A <sub>n-1</sub> | A <sub>n-2</sub> | A <sub>n-3</sub> |  | A <sub>1</sub> | $A_0$ | F <sub>0</sub> | F <sub>1</sub> | F <sub>2</sub> |  | F <sub>N-2</sub> | F <sub>N-1</sub> |
| 0     | ×                | ×                | ×                |  | ×              | ×     | 0              | 0              | 0              |  | 0                | 0                |
| 1     | 0                | 0                | 0                |  | 0              | 0     | 1              | 0              | 0              |  | 0                | 0                |
| 1     | 0                | 0                | 0                |  | 0              | 1     | 0              | 1              | 0              |  | 0                | 0                |
| 1     | 0                | 0                | 0                |  | 1              | 0     | 0              | 0              | 1              |  | 0                | 0                |
|       |                  |                  |                  |  |                |       |                |                |                |  |                  |                  |
|       |                  |                  |                  |  |                |       |                |                |                |  |                  |                  |
|       |                  |                  |                  |  |                |       |                |                |                |  |                  |                  |
| 1     | 1                | 1                | 1                |  | 1              | 0     | 0              | 0              | 0              |  | 1                | 0                |
| 1     | 1                | 1                | 1                |  | 0              | 1     | 0              | 0              | 0              |  | 0                | 1                |

$$F_{0} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot \overline{A}_{1} \cdot \overline{A}_{0},$$

$$F_{1} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot \overline{A}_{1} \cdot A_{0},$$

$$F_{2} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot A_{1} \cdot \overline{A}_{0},$$

$$\vdots \cdot \vdots \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot \overline{A}_{1} \cdot \overline{A}_{0},$$

$$F_{N-2} = EN \cdot \overline{A}_{n-1} \cdot \overline{A}_{n-2} \cdot \dots \cdot \overline{A}_{i} \cdot \overline{A}_{1} \cdot \overline{A}_{0},$$

$$F_{N-1} = EN \cdot A_{n-1} \cdot A_{n-2} \cdot \dots \cdot A_{i} \cdot A_{1} \cdot A_{0},$$

где  $A_i$   $(i=0,\,n-1)$  i - входные сигналы (переменные) дешифратора, F  $(j=1,\,N-1)$  j - выходные сигналы (функции) дешифратора, EN- сигнал

$$F_{j} = EN \cdot m_{j} = \overline{EN} \vee M_{j},$$
$$j = (0, N-1),$$

разрешения (стробирования) работы дешифратора.

где  $m_j$  – конституента единицы, Mj -конституента нуля, j- номер набора, на котором mj равна единице, а Mj -нулю.

#### 4. Поясните основные способы построения дешифраторов.

#### а. Линейные

Линейный дешифратор строится в соответствии с системой функцией (1) и представляет собой 2n конъюнкторов или логических элементов (ЛЭ) ИЛИ-НЕ с n-входами каждый при отсутствии стробирования и с (n+1) входами - при его наличии. Линейный дешифратор на три входа работает в соответствии с таблицей истинности

#### b. Каскадные

На первом этапе реализуются конъюнкции двух переменных:  $A_0. A_1, \overline{A_0}. A_1, A_0. \overline{A_1}, \overline{A_0}. \overline{A_1}$ 

На третьем этапе каждую из полученных выше конъюнкций трех переменных умножают на  $A_2(\overline{A_2})$  и т.д. Таким образом, на каждом следующем этапе получают вдвое больше конъюнкции, чем на предыдущем.

## 5. Что называется гонками и как устраняются ложные сигналы, вызванные гонками?

Вследствие переходных процессов и временных задержек сигналов в цепях логических элементов могут возникнуть так называемые гонки (состязания), приводящие к появлению ложных сигналов на выходах схемы.

Основным средством, позволяющим исключить гонки, является стробирование (выделение из информационного сигнала той части, которая свободна от искажений, вызываемых гонками)

## 6. Каковы способы наращивания дешифраторов по количеству входов и выходов и как они реализуются схемотехнически?

В каждом каскаде происходит наращивание не на один адресный разряд как в пирамидальном дешифраторе, а на несколько, число которых равно числу адресных разрядов простого дешифратора, на основе которого строится дешифратор с необходимым числом адресных входов, который назовем сложным дешифратором. При наращивании используются входы разрешения простых дешифраторов.

Принцип наращивания числа адресных входов дешифратора. Пусть для построения сложного дешифратора DC n-N используются простые дешифраторы DC n1-N1, причем n1 n, следовательно и N1<<N.

- 1. Число каскадов равно K = n/n1. Если K целое число, то во всех каскадах используются полные дешифраторы DC n1-N1. Если K правильная или смешанная дробь, то во входном каскаде используется неполный дешифратор DC n1-N1. 9
- 2. Количество простых дешифраторов DC n1-N1 в выходном каскаде равно N/N1, в предвыходном N/N1 2, в предпредвыходном N/N1 3 и т.д.; во входном каскаде N/N1 к. Если N/N1 к правильная дробь, то это означает, что во входном каскаде используется неполный простой дешифратор.
- 3. В выходном каскаде дешифрируются n1 младших разрядов адреса сложного дешифратора, в предвыходном следующие n1 младших разрядов адреса сложного дешифратора и т.д. Во входном каскаде дешифрируется полная или неполная группа старших разрядов адреса. Поэтому n1 младших разрядов адреса сложного дешифратора подаются параллельно на адресные входы всех дешифраторов выходного каскада, следующие n1 младших разрядов адреса на адресные входы всех дешифраторов предвыходного каскада и т.д.; группа старших разрядов адреса подается на адресные входы дешифратора.
- 4. Выходы дешифраторов предвыходного каскада соединяются с входами разрешения простых дешифраторов выходного каскада, выходы дешифраторов предпредвыходного каскада с входами разрешения простых дешифраторов предвыходного каскада и тд.